# MYIR-ZYNQ7000系列-zturn教程(16):对axi\_lite IP核进行仿真以及axi总线的初步 🗓

我这里一共调用了两个自定义的IP都是基于axi\_lite的IP核,一个是主机master一个是从机slave,然后将这两个调用的IP例化到一个新创建的fpga工程,最好写一个仿真脚本让这个master主机对这个从机slave进行读写。

链接: https://pan.baidu.com/s/1WFCazNaUaXBwKuJtAZNKZQ 密码: ex8l

原创 虚无缥缈vs威武 最后发布于2018-06-06 19:11:51 阅读数 1516 ☆ 收藏



\_\_\_\_



从机:

 $\Box$ 

 $\triangle$ 

展开



# 将master和slave都例化到fpga工程的顶层文件如下图所示

```
`timescale 1ns / 1ps
1
   // Company:
   // Engineer:
   //
5
   // Create Date: 2018/05/21 10:27:22
   // Design Name:
   // Module Name: test_axi
8
9
   // Project Name:
10
   // Target Devices:
   // Tool Versions:
12
   // Description:
13
   //
14
   // Dependencies:
   //
15
   // Revision:
16
   // Revision 0.01 - File Created
17
   // Additional Comments:
18
19
   20
21
22
   module test_axi(
23
24
      input axi_aclk,
25
26
       input axi_aresetn,
27
      input app_txn,
28
      output state_err,
29
      output state_done
30
31
      );
32
       parameter integer C_AXI_ADDR_WIDTH = 32;
33
       parameter integer C_AXI_DATA_WIDTH = 32;
34
35
36
                         // 状态指示, 出现错误
37
          wire w_err;
          wire w_txn_done; // 状态指示,发送完毕
38
39
          assign state_err = w_err;
40
          assign state_done = w_txn_done;
41
42
          wire [C_AXI_ADDR_WIDTH-1 : 0] axi_AWADDR;
                                               // AXI总线信号: AWADDR
43
                                                // AXI总线信号: AWPROT
          wire [2 : 0]
                                     axi_AWPROT;
44
                                     axi_AWVALID; // AXI总线信号: AWVALID
          wire
45
                                     axi_AWREADY; // AXI总线信号: AWREADY
46
          wire
47
```



凸

**:** 

 $\triangle$ 

```
48
            wire [C_AXI_DATA_WIDTH-1 : 0] axi_WDATA;
                                                           // AXI总线信号: WDATA
                                                        // AXI总线信号: WSTRB 50
         wire [C_AXI_DATA_WIDTH/8-1 : 0] axi_WSTRB;
         wire
                                         axi_WVALID;
                                                       // AXI总线信号: WVALID 51
         wire
                                         axi_WREADY;
                                                       // AXI总线信号: WREADY 52
                                                           // AXI总线信号: BRESP
53
            wire [1 : 0]
                                             axi_BRESP;
                                                           // AXI总线信号: BVALID
54
            wire
                                             axi_BVALID;
                                                           // AXI总线信号: BREADY
55
            wire
                                             axi_BREADY;
56
57
                                                           // AXI总线信号: ARADDR
58
            wire [C_AXI_ADDR_WIDTH-1 : 0]
                                             axi_ARADDR;
                                                           // AXI总线信号: ARPROT
59
            wire [2 : 0]
                                             axi_ARPROT;
60
            wire
                                             axi_ARVALID; // AXI总线信号: ARVALID
                                             axi_ARREADY; // AXI总线信号: ARREADY
61
            wire
62
                                                           // AXI总线信号: RDATA
63
            wire [C_AXI_DATA_WIDTH-1 : 0]
                                            axi_RDATA;
            wire [1 : 0]
                                             axi_RRESP;
                                                           // AXI总线信号: RRESP
64
            wire
                                             axi_RVAILD;
                                                           // AXI总线信号: RVAILD
65
            wire
                                             axi_RREADY;
                                                           // AXI总线信号: RREADY
66
67
68
    myip_master_0 u1 (
69
       .m00_axi_awaddr(axi_AWADDR),
                                                 // output wire [31 : 0] m00_axi_awaddr
       .m00_axi_awprot(axi_AWPROT),
                                                 // output wire [2 : 0] m00_axi_awprot
70
       .m00_axi_awvalid(axi_AWVALID),
                                                 // output wire m00_axi_awvalid
71
72
       .m00_axi_awready(axi_AWREADY),
                                                 // input wire m00_axi_awready
       .m00_axi_wdata(axi_WDATA),
                                                 // output wire [31 : 0] m00_axi_wdata
73
74
       .m00_axi_wstrb(axi_WSTRB),
                                                 // output wire [3 : 0] m00_axi_wstrb
75
       .m00_axi_wvalid(axi_WVALID),
                                                 // output wire m00_axi_wvalid
       .m00_axi_wready(axi_WREADY),
76
                                                 // input wire m00_axi_wready
       .m00_axi_bresp(axi_BRESP),
                                                 // input wire [1 : 0] m00_axi_bresp
77
78
       .m00_axi_bvalid(axi_BVALID),
                                                 // input wire m00_axi_bvalid
79
       .m00_axi_bready(axi_BREADY),
                                                 // output wire m00_axi_bready
                                                 // output wire [31 : 0] m00_axi_araddr
80
       .m00_axi_araddr(axi_ARADDR),
       .m00_axi_arprot(axi_ARPROT),
                                                 // output wire [2 : 0] m00_axi_arprot
81
       .m00_axi_arvalid(axi_ARVALID),
                                                 // output wire m00_axi_arvalid
82
       .m00_axi_arready(axi_ARREADY),
83
                                                 // input wire m00_axi_arready
84
       .m00_axi_rdata(axi_RDATA),
                                                 // input wire [31 : 0] m00_axi_rdata
85
       .m00_axi_rresp(axi_RRESP),
                                                 // input wire [1 : 0] m00_axi_rresp
86
       .m00_axi_rvalid(axi_RVAILD),
                                                 // input wire m00_axi_rvalid
87
       .m00_axi_rready(axi_RREADY),
                                                 // output wire m00_axi_rready
88
       .m00_axi_aclk(axi_aclk),
                                                 // input wire m00_axi_aclk
89
       .m00_axi_aresetn(axi_aresetn),
                                                 // input wire m00_axi_aresetn
90
       .m00_axi_init_axi_txn(app_txn), // input wire m00_axi_init_axi_txn
91
       .m00_axi_error(w_err),
                                             // output wire m00_axi_error
92
       .m00_axi_txn_done(w_txn_done)
                                              // output wire m00_axi_txn_done
93
    );
94
95
    myip_Slave_0 u2 (
       .s00_axi_awaddr(axi_AWADDR),
                                       // input wire [3 : 0] s00_axi_awaddr
96
97
       .s00_axi_awprot(axi_AWPROT),
                                       // input wire [2 : 0] s00_axi_awprot
       .s00_axi_awvalid(axi_AWVALID), // input wire s00_axi_awvalid
98
99
       .s00_axi_awready(axi_AWREADY),
                                      // output wire s00_axi_awready
      .s00_axi_wdata(axi_WDATA),
100
                                       // input wire [31 : 0] s00_axi_wdata
101
       .s00_axi_wstrb(axi_WSTRB),
                                       // input wire [3 : 0] s00_axi_wstrb
                                       // input wire s00_axi_wvalid
102
       .s00_axi_wvalid(axi_WVALID),
103
       .s00_axi_wready(axi_WREADY),
                                       // output wire s00_axi_wready
104
       .s00_axi_bresp(axi_BRESP),
                                       // output wire [1 : 0] s00_axi_bresp
105
       .s00_axi_bvalid(axi_BVALID),
                                       // output wire s00_axi_bvalid
       .s00_axi_bready(axi_BREADY),
106
                                       // input wire s00_axi_bready
       .s00_axi_araddr(axi_ARADDR),
107
                                       // input wire [3 : 0] s00_axi_araddr
108
       .s00_axi_arprot(axi_ARPROT),
                                       // input wire [2 : 0] s00_axi_arprot
                                      // input wire s00_axi_arvalid
109
       .s00_axi_arvalid(axi_ARVALID),
110
       .s00_axi_arready(axi_ARREADY),
                                      // output wire s00_axi_arready
                                       // output wire [31 : 0] s00_axi_rdata
       .s00_axi_rdata(axi_RDATA),
111
112
      .s00_axi_rresp(axi_RRESP),
                                       // output wire [1 : 0] s00_axi_rresp
       .s00_axi_rvalid(axi_RVAILD),
                                       // output wire s00_axi_rvalid
113
                                       // input wire s00_axi_rready
114
      .s00_axi_rready(axi_RREADY),
115
      .s00_axi_aclk(axi_aclk),
                                       // input wire s00_axi_aclk
116
      .s00_axi_aresetn(axi_aresetn) // input wire s00_axi_aresetn
117
    );
118
119
120 endmodule
```



举报

凸

2

 $\triangle$ 

<

>

```
4 // Engineer:
  //
5
  // Create Date: 2018/05/21 11:10:59
  // Design Name:
7
  // Module Name: test_tb
9
  // Project Name:
10 // Target Devices:
11 // Tool Versions:
12 // Description:
13 //
14 // Dependencies:
15 //
16 // Revision:
17 // Revision 0.01 - File Created
  // Additional Comments:
18
19
   20
21
22
   module test_tb();
23
24
        reg axi_aclk; // AXI总线时钟
25
        reg axi_aresetn; // 系统复位信号
26
27
28
       reg r_app_txn;
                    // 状态指示,出现错误
       wire w_err;
29
30
       wire w_txn_done; // 状态指示,发送完毕
31
        test_axi u1 (
32
33
           .axi_aclk(axi_aclk),
           .axi_aresetn(axi_aresetn),
34
35
           .app_txn(r_app_txn),
36
           .state_err(w_err),
37
           .state_done(w_txn_done)
38
           );
39
40
41
       always begin
42
         #10;
43
         axi_aclk = ~axi_aclk;
44
        end
45
46
        initial begin
47
         axi_aclk = 1'b0;
         axi_aresetn = 1'b1;
48
49
         r_{app_txn} = 1'b1;
50
51
         #10;
         axi_aresetn = 1'b0;
52
53
         #5;
54
         r_app_txn = 1'b0;
55
         #5;
56
         axi_aresetn = 1'b1;
57
         #5;
58
         r_app_txn = 1'b1;
59
        end
60
61 endmodule
```

这个是运行仿真脚本后的master写的波形

凸

2

<u>...</u>

 $\triangle$ 

<

>



这个是运行仿真脚本后master读的波形



对比写和读可以发现写入的和读出的是一致的说明这个master对这个slave进行读写是成功的

对于这个axi协议的各个引脚代表的含义我这里不做一一介绍,下面的截图里面已经说得比较清楚了



凸

**...** 

 $\triangle$ 

| Ċ. |  |
|----|--|
| ☆  |  |
|    |  |
| <  |  |
| >  |  |
| Ë  |  |

|   |         | 和控制信息。     |        | 通信号都可    |             |                   |
|---|---------|------------|--------|----------|-------------|-------------------|
|   |         |            |        | 用。       |             |                   |
|   |         |            |        |          |             | 响应准备。该信号          |
|   |         |            |        |          |             | 指示在主主机可           |
| 写 | AWADDR  | 写地址        | WDATA  | 写数据      | BREADY      | 以接受一个响应           |
|   |         |            |        |          |             | 信号                |
| 通 |         | 写地址准备好了。   |        | 写选通。这个   |             |                   |
| 匝 |         | 该信号指示从器    |        | 信号表明该字   |             |                   |
| 道 | AWREADY | 件准备好接受一    | WSTRB  | 节通道持有效   |             |                   |
| 坦 |         | 个地址和相关联    |        | 数据。每一bit |             |                   |
|   |         | 的控制信号      |        | 对应 WDATA |             |                   |
|   |         |            |        | 一个字节     |             | 写响应。这个信号          |
|   |         | 写通道保护类型。   |        | 写准备好了。   | BRESP       | 表示写事务处理           |
|   |         | 这个信号表示该    | WREADY | 该信号指示从   |             | 的状态。              |
|   |         | 事务的特权和安    |        | 器件可以接受   |             |                   |
|   | AWPROT  | 全级别 , 并确定是 |        | 写数据。     |             |                   |
|   |         | 否该事务是一个    |        |          |             |                   |
|   |         | 数据存取或指令    |        |          |             |                   |
|   |         | 的访问        |        | https:/  | /blog.csdn. | net/taowei1314520 |

|     | 地块      | 止通道             |        | 数      | 据通道                    |            |
|-----|---------|-----------------|--------|--------|------------------------|------------|
|     | ARVALID | 读地址有效。此信号表明该信道此 | R,     | VALID  | 读数据有效。<br>此时能有效该       | 此信号表明该信道   |
|     | ARVALID | 时能有效读出地         |        | VALID  | DANE SALEMA            | КШУХИА     |
|     |         | 址和控制信息          |        |        |                        |            |
| 读   | ARADDR  | 读地址             | R      | DATA   | i                      | 读数据        |
|     |         | 读地址准备好了。        |        |        | 读数据准备好                 | F了。该信号指示从  |
| 通   |         | 该信号指示从器         | RI     | READY  | 器件准备好接                 | 後收数据       |
| 1.5 | ARREADY | 件准备好接受一         |        |        |                        |            |
| 道   |         | 个地址和相关联         |        |        |                        |            |
|     |         | 的控制信号           |        |        |                        |            |
|     |         | 保护类型。这个信        | RRESP  |        | 读取响应。这                 | 区个信号表明读事务  |
|     | ARPROT  | 号表示该事务的         |        |        | 处理的状态。                 |            |
|     |         | 特权和安全级别,        |        |        |                        |            |
|     |         | 并确定是否该事         |        |        |                        |            |
|     |         | 务是一个数据存         |        |        |                        |            |
|     |         | 取或指令的访问         |        |        |                        |            |
|     | 地址通道    |                 | 数据通道   |        | 应答通道                   |            |
|     |         | 写地址有效。这个        |        | 写有效。这个 |                        | 写响应有效。此信   |
|     |         | 信号表示该主信         |        | 信号表示有效 |                        | 号表明写命令的    |
|     | AWVALID | 令有效的写地址         | WVALID | 的写数据和选 | plo <b>BVALID</b> , ne | 有效写入响应。520 |

我这里主要介绍一个主机master对这个从机slave进行读写的详细过程

master slave





#### 从机写完成后:



上面介绍的是一个master对slave写的全部过程

这里介绍的是master对slave读

master slave





#### 主机读取完成后:



这里最后将这个读写过程总结一下

主机master进行写





主机master进行读



将这个当做笔记来进行记录以免以后自己忘记了

凸 点赞 2 ☆ 收藏 🖸 分享 🕶



私信

关注



数据管理

发现称量样品及手工记录数据过程中可能发生的错误

广告 METTLER TOLEDO

想对作者说点什么

#### Xilinx AXI 验证 IP (VIP)作为AXI4-lite master 仿真验证AXI4-lite slave

阅读数 1225

举报

MIN ANT JUME II (VII )[F/JANI4-lite iliastel [/] A JUMEANIA-lite slave

AXI 验证 IP 简介AXI Stream VIP 可用于为支持定制 RTL 设计流程的 AXI 主设备及 AXI 从设备验证连接和基本功能... 博文 来自: 怀剑听雨

凸

 $\Omega$ 

<

>

基于xilinx IP 核 Block Memory Gnerator V 8.3AXI总线读写协议简介在vivado上仿真实现IP核配置一共两种选择,....博文 来自: wb3jdw58的博客

MYIR-ZYNQ7000系列-zturn教程(26): 自定义axi\_lite IP点亮LED灯

阅读数 173

开发板环境: vivado 2017.4 , 开发板型号xc7z020clg400-1 , 这个工程主要功能是自定义一个axi\_lite IP然后在SDK... 博文 来自: taowei1314520的...

AXI-Lite总线及其自定义IP核使用分析总结

阅读数 96

ZYNQ的优势在于通过高效的接口总线组成了ARM+FPGA的架构。我认为两者是互为底层的,当进行算法验证… 博文 来自: weixin\_34041003...

AXI总线整理总结 阅读数 1404

AXI总线一、Definition嵌入式系统是当今计算机工业发展的一个热点,随着超大规模集成电路的迅速发展,半导体工... 博文 来自: tristan\_tian的博客

AXI总线简介 阅读数 625

0.绪论AXI是高级扩展接口,在AMBA3.0中提出,AMBA4.0将其修改升级为AXI4.0。AMBA4.0 包括AXI4.0、AXI4.0... 博文 来自: weixin\_33881753...

AXI\_03 AXI\_LITE\_SLAVE\_IP核设计与验证

阅读数 820

由于该系列文章阅读有顺序性,所以请跳转至该系列文章第一篇从头开始阅读,并按照文章末尾指示按顺序阅读,否... 博文 来自: 比特电子工作室

深入 AXI4 总线 (三) 突发传输机制

阅读数 2221

本文参考AMBA® AXI and ACE Protocol Specification 来写本系列我想深入探寻 AXI4 总线。不过事情总是这样,… 博文 来自: l471094842的博客

Vivado下产生AXI-Lite Ipcore及AXI-Lite源代码解析

阅读数 7693

一. AXI-Lite接口lpcore的生成Xilinx开发工具EDK和Vivado都可自动生成AXI-Lite、AXI-Stream主从模式接口。关… <mark>博文</mark> 来自: yang2011079080…

如何在vivado中使用AXI IP核搭建ZYNQ 7000平台(以spi IP核为例)

阅读数 95

新建vivado工程打开vivado软件,我这里使用的是vivado2019.1,单击create project来创建一个新的工程。 单击n.... 博文 来自: 橙的博客

懷劍聽雨 11篇文章 <u>关注</u> 排名:千里之外

gdboyi 5篇文章 <u>关注</u> 排名:千里之外

lishanshan2455

8篇文章 关注 排名:千里之外

ZedBoard学习手记(二) 开发自定义AXI总线外设IP核——以LED和开关为例

想要发挥ZYNQ芯片的特长,让整个系统协同工作起来,就需要将PS与PL两部分结合在一起,在Cortex-A9核和FPG... 博文 来自: ascend的专栏

zc702-自定义AXI-IP核实验

阅读数 8042

阅读数 1966

对zc702的custom AXI-IP的实验 博文 来自: huamingshen

Vivado中AXI IP核的创建和读写逻辑分析

阅读数 2万+

Vivado中AXI IP核的创建和读写逻辑分析总述本文包含两部分内容:1)AXI接口简介;2)AXI IP核的创建流程及读… 博文 来自:limoon1212的博客

FPGA\_AXI4总线 阅读数 4304

一)AXI总线是什么? AXI是ARM 1996年提出的微控制器总线家族AMBA中的一部分。AXI的第一个版本出现在AM… 博文 来自: yake827的专栏

通过状态机来对axi lite总线操作的仿真测试

阅读数 250

上一篇《通过状态机来对axi\_lite总线读写操作》中,分享网友的代码。本工程为VIVADO 2017.04版本,先自定义A.... 博文 来自: keilzc的博客

MYIR-ZYNQ7000系列-zturn教程(19): 对axi stream核进行仿真以及axi stream总线的初步讲解

我这里一共调用了两个自定义的IP都是基于axi stream的IP核,一个是主机master一个是从机slave,然后将这两个... 博文 来自: taowei1314520的

**Zynq 7000 自定义ip 的仿真** 阅读数 1054

本文是《zynq 7000 自定义ip实验》一文的继续,也是《AXI4 协议分析》一文的基础上写出来的,如果没看这2文,… 博文 来自: 曾立文的博客

参考设计,实现简单的<mark>AXI</mark>-M接口的DMA功能 阅读数 62

`timescale 1 ns / 1 ps module myip v3 S01 AXI # ( // Users to add parameters here // User paramete... 来自: nigulasitangguo... 博文

PS通过AXI-lite读取PL端数据 阅读数 1934

1,创建AXI-lite总线的IP,并加上自己的逻辑, 注意:一定要编译(保证ip无逻辑和功能错误);同一个reg不能… 博文 来自: zhangduojia的博客

[ip核]AXI Quad SPI学习 阅读数 3306

标准spi使用的引脚:相关寄存器:过程描述:SPI通信过程的参考资料: https://blog.csdn.net/bytxl/article/det... 博文 来自: **qwerty的博客** 

ZYNQ--从入门到起飞--AXI总线接口分析(LITE)

阅读数 2045

分析逻辑模块C\_S\_AXI\_DATA\_WIDTH表示数据总线的位宽C\_S\_AXI\_ADDR\_WIDTH表示数据地址的位宽Users to ad... 博文 来自: ZKERK的博客

ZYNQ的AXI\_Lite 总线详解

https://www.cnblogs.com/milinker/p/6474706.html12.1前言ZYNQ拥有ARM+FPGA这个神奇的架构,那么ARM... 博文 来自: lyfwill的博客

Zynq-创建包含AXI4\_lite总线控制器的主从机通信系统(2)

原文: http://www.eefocus.com/antaur/blog/17-08/423754\_f75f7.html0.引言在上一节中,为了验证AXI4-Lite... 博文 来自: ningjinghai11的博...

AXI学习笔记-1

**AXI总线的一些知识** 阅读数 7909

本文首发于个人博客1.AXI总线结构AXI总线由5个通道构成:通道名称通道功能数据流向read address读地址通道主… 博文 来自: 月见樽

AXI-stream总线简介-LDD本节介绍的AXI是个什么东西呢,它其实不属于Zynq,不属于Xilinx,而是属于ARM。它... 博文 来自: GoUpToTheSky的...

AXI总线概述 阅读数 447

AXI(Advanced eXtensible Interface)是一种总线协议,该协议是ARM公司提出的AMBA3.0中最重要的部分,是… 博文 来自: bleauchat的博客

axi\_bfm仿真模型 12-28

**ZYNQ入门(一)-AXI总线** 阅读数 26

AXI 调试波形记录

升级了Evernote,把密码忘了,暂时登录不了。现在这记录下吧。 驱动代码: int main() { init\_platform(); xil\_p... 博文 来自: RZJMPB的博客

xilinx UART-lite AXI4接口testbench 阅读数 7040

升级到vivado2015后,为了升级以及zyng系列FPGA MPSOC考虑,xilinx后续IP将都支持AXI接口,但UART的设计… 博文 来自: shichaog的专栏

**仿真video in to axi\_stream和axi\_stream to video out**阅读数 2056

最近做h264的压缩和解压要用到这两个IP,于是联合起来仿真一下,碰到一些配置问题,仿真时间有点慢,搞得很郁闷,以... 博文 来自: 苍白的手漆黑的刀

**AXI接口简介** 阅读数 4486

此部分,有参考他人帖子的内容,加上自己的理解,感恩原作者 1、 AXI(Advanced eXtensible Interface)协议主… 博文 来自: weixin\_42639919…

axi stream 仿真模型,可用modelsim仿真 下载

Zedboard自定义AXI总线IP详解(多图) 阅读数 4140

AXI\_DMA调试说明 阅读数 1695 程序源码https://github.com/fpgadeveloper/microzed-axi-dma 程序说明: https://blog.csdn.net/weilxuext/ar... 博文 来自: GoUpToTheSky的...

AXI-Lite总线及 AXI4总线master和slave源码对应分析 阅读数 4300

参考我的下载页:https://download.csdn.net/my 博文 来自:yanxiaopan的博客

由 allan 于 星期五, 06/27/2014 - 17:35 发表在前面的几个例子中,我们经常会看到AXI接口或是总线,那么AXI到... 博文 来自: 青蛙@嘎嘎

FPGA中的除法运算及初识AXI总线 阅读数 1832

PGA中的硬件逻辑与软件程序的区别,相信大家在做除法运算时会有深入体会。若其中一个操作数为常数,可通过简... 博文 来自: blog

Vivado下创建基于AXI-Lite的用户IP核 阅读数 1846

http://comm.chinaaet.com/adi/blogdetail/37170.htmlVivado下创建基于AXI-Lite的用户IP核本文是为一位网友... 博文 来自: kebu12345678的...

python json java mysql pycharm android linux json格式

©2019 CSDN 皮肤主题: 编程工作室 设计师: CSDN官方博客



axi\_bfm\_ug\_examples.tar 仿真模型

axi stream 仿真模型,可用modelsim仿真

Zedboard上Axi总线的IP核挂载实验(个人观点,多谢指正)

原创 粉丝 获赞 评论 访问 37 195 58 164 15万+

等级: 博客 4 周排名: **3万+** 



凸

☆

<

>

下载

07-18

博文 来自: edo\_full的专栏

**₩**t¤

举报



quartus Ⅱ 12.1 使用教程 (7) vga显示测

MYIR-ZYNQ7000系列-zturn教程(27): lwip测试

quartus Ⅱ 12.1 使用教程 (6) ROM 测

quartus Ⅱ 12.1 使用教程 (5) eeprom 读写测试

quartus Ⅱ 12.1 使用教程 (4) uart 测试

## 分类专栏

| VIVADO 安装教程 | 1倉 |
|-------------|----|
| quartus II  | 5倉 |
| 三态门详解       |    |

quartus Ⅱ 12.1 使用... 1篇

ZYNQ7000 27篇

归档

1篇 2019年12月 1篇 2019年9月 2019年8月 5篇 2019年7月 2篇 2019年4月 1篇 2篇 2019年3月 1篇 2019年1月 1篇 2018年11月 展开

# 热门文章

VIVADO 安装教程

阅读数 84216

三态门详解

阅读数 15398

quartus Ⅱ 12.1 使用教程 (1) 怎样调用 PLL 核

阅读数 7556

MYIR-ZYNQ7000系列-zturn教程(17): 用 axi\_uart发送数据

阅读数 4156

MYIR-ZYNQ7000系列-zturn教程(9):将

bit文件固化到QSPI\_Flash 阅读数 4055



凸

 $\stackrel{\wedge}{\Box}$ 

<

举报

### 最新评论

#### VIVADO 安装教程

rq8866: 缺License的小伙伴 链接: https://pan.baidu.com/s/11mjkpyERdUH3q5C\_TpfQxQ ...

#### FT232H如何使用jtag接口

taowei1314520: [reply]qq\_42662835[/reply]我 是直接对eeprom里写数据进去的,数据我已经 ...

#### FT232H如何使用jtag接口

#### FT232H如何使用jtag接口

sssshhhhhhhhh: 你好,插上电脑以后显示 USB S erial Conventor (仅配置了USB和EEPROM证 ...

#### MYIR-ZYNQ7000系列-z...

kuyunge: SPI一次是通信一个字节码?



■ QQ客服

■ kefu@csdn.net

◉ 客服论坛

**2** 400-660-0108

工作时间 8:30-22:00

#### 关于我们 招聘 广告服务 网站地图

京ICP备19004658号 经营性网站备案信息

公安备案号 11010502030143

©1999-2020 北京创新乐知网络技术有限

公司 网络110报警服务

北京互联网违法和不良信息举报中心

中国互联网举报中心 家长监护 版权申诉













